没志青年
发布于 2025-07-07 / 42 阅读
0

AD[14] PCB 布线 - 等长走线

蛇形走线

走线的长度并不是100%准确的,是有点误差的,

等长误差规则

从里面往外边绕

【布线】【网络等长调节】直接拉动线

画好线后右键【联合】【将长度调整线分解为离散元素】

右边属性:

长度选择:

  • Manual:手动指定长度

  • Form Net:选择一个网络,和它一样长

  • From Rules:来自误差规则

蛇形参数:

  • 幅度在40mil以内比较好,。搞的时候可以使用<>改变step距离

  • Space最少设置2倍线宽,一般2、3

  • 斜度Miter可以按1和2键调整

也叫做“等长走线”,用于高速并行总线。

随着芯片运行频率的提高,信号传输延迟对时序影响比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输延迟进行控制。等长走线的目的就是尽可能地减小所有相关信号在PCB上传输延迟的差异,保证时序的匹配。

单端蛇形线属性设置:【布线】【网络等长调节】

幅度设置

直角、锐角、钝角

走蛇形线时为锐角或者直角时,可以通过字母键盘上的数字1、2来进行调节

分类:锯齿状等长、S型等长、U型等长

Space

取消蛇形走线:选中【布线】【优化选中走线】

差分蛇形走线:

至于USB、SATA、PCE等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。

数据发送方将时钟包含在数据中发出,数据接收方通过接收到的数据恢复出时钟信号。

这类串行总线没有上述并行总线等长布线的概念。但因为这些串行信号都采用差分信号,为了保证差分信号的质量,对差分信号对的布线一般会要求等长且按总线规范的要求进行阻抗匹配的控制。

差分线的要求:

  • 距离等长可变

  • 距离不能太远

差分蛇形走线