作者:没志青年

Pads[22] PCB 检查

Layout 可设置、运行、清除。 Router 只能运行。 对 PCB 的设计进行 DRC 验证,如线宽、线距、未连接线等等。

没志青年 没志青年 发布于 2025-07-19
C++

C++ 学习资料

https://github.com/AnkerLeng/Cpp-0-1-Resource https://github.com/0voice/cpp_new_features

没志青年 没志青年 发布于 2025-07-19
AD

AD[18] - 导出生产文件

导出生产文件 钻孔文件 【文件】【制造输出】【NC Drill Files】 Gerber文件

没志青年 没志青年 发布于 2025-07-19
AD

AD[17] 设计后处理

距离测量 点到点距离测量:【CTRL+M】 或者 【R+M】 边缘间距测量:【R】【P】 【Shift+C】清除测量结果

没志青年 没志青年 发布于 2025-07-19
没志青年 没志青年 发布于 2025-07-19
没志青年 没志青年 发布于 2025-07-19

Allegro入门课程笔记

第十五课 电源输入的电容要靠近主芯片放。 从电源芯片出来,电容从大到小。 mark点和螺丝孔都可以作为独立的元件,画在原理图中 pads logic中暗色主题下,选中网络,看的比较直观舒服 DDR: DDR的数据线16根,分为两组,一组8根,走线的时候分组分开走。 DQS、DM线跟着分组,也就是一组

没志青年 没志青年 发布于 2025-07-19
没志青年 没志青年 发布于 2025-07-19

Centos 7.9 虚拟机 VMWare

下载:centos-7.9.2009-isos-x86_64安装包下载_开源镜像站-阿里云 虚拟机中分配的磁盘空间为最大可用物理空间,并不是说设置了多少就立即占满多少物理空间。 安装 Centos 安装 配置语言

没志青年 没志青年 发布于 2025-07-18

Allegro[24] 导出其它文件

装配图 PDF 方便焊接时查看。 (1)光绘设置 (2)导出 【File】【Export】【PDF】

没志青年 没志青年 发布于 2025-07-17
QT

QT 视图模型

先调用 View的drawRow,再调用代理的 paint QTreeView::paintEvent() └─ QTreeView::drawTree() └─ 对每个可见 row: ├─ drawBranches() // 画树枝/展开箭头

没志青年 没志青年 发布于 2025-07-17
没志青年 没志青年 发布于 2025-07-17

Allegro[23] 导出生产文件

Film 设置 设置好了Film,就可以在面板中切换显示了: 层叠设置 无论几层板,外层的是公共的:

没志青年 没志青年 发布于 2025-07-17

Allegro[22] 设计后处理

添加过孔阵列 (1)【Place】【Via Array】 参数: Type:过孔排列方式 Via to object gap:过孔到对象的间距

没志青年 没志青年 发布于 2025-07-17

51 操作内部 EEPROM

STC15的EEPROM和程序空间是分开的,擦写次数10万次以上。 工作电压偏低时,建议不要进行EEPROM/IAP操作。 一个扇区512字节。 系列

没志青年 没志青年 发布于 2025-07-14

Allegro[21] PCB 检查

PCB 检查 DRC 开启在线DRC实时检查:【Setup】【On-Line DRC】 查看 DRC 检查结果:【Display】【Status】 查看DRC报告:

没志青年 没志青年 发布于 2025-07-11

PCB 下单资料整理

Allegro 二层板共10个文件,四层板共个文件,。六层板共个文件,8层板共个文件 (1)钻孔文件 (2)槽孔文件(可选) (3)Gerber文件 二层板: Altium Designer (1)机械1层 (2)钻孔文件

没志青年 没志青年 发布于 2025-07-11

Allegro[19] PCB 布线 - DDR T型拓扑

八、DDR3 T型拓扑布线流程 4 片 DDR3,T 形拓扑,过孔对齐,标准等长。 (1)等间距放置 DDR 左边两片构成一个通道,右边两片构成一个通道。

没志青年 没志青年 发布于 2025-07-11

Allegro[18] PCB 布线 - 等长走线

七、等长走线 DDR布线实战指南:简化规则与步骤解析-CSDN博客 也叫做蛇形走线。 在修线命令下,框选蛇形部分,可以调整这个蛇形部分。

没志青年 没志青年 发布于 2025-07-11

硬件基础 - 485 通信电路

485 通信出问题检查: 硬件检查,看哪里断掉没有,或者接错线了 检查波特率,有一次检查了一下午,最后发现是波特率不匹配,。。。。 调试看,有没有进入中断函数 如果都没问题,大概率485芯片坏了 485 芯片讲解 自动收发电路 </

没志青年 没志青年 发布于 2025-07-10

硬件基础 - CAN 通信电路

CAN总线接口保护解决方案 CAN收发器芯片 CAN收发器芯片的引脚都差不多。

没志青年 没志青年 发布于 2025-07-10

硬件基础 - 按键电路

按键抖动 人按下按键通常在100ms以上,按键是机械结构,按下和弹起时会产生机械抖动,抖动在10ms左右。 单片机的运行速度是微秒级别的,这个抖动很容易让单片机误判,出现按一次执行多次的现象。 因此需要设计按键消抖电路,或是在程序中处理。

没志青年 没志青年 发布于 2025-07-10
AD

AD[15] - 铜皮操作

在 AD 中没有静态铜皮和动态铜皮这个说法,而是: 铺铜:动态铜皮 填充:静态铜皮 局部铺铜 【放置】【铺铜】 画的时候可以按空格切换拐角 属性中吸管吸一下,选择网络 【铺铜操作】【重新】 如

没志青年 没志青年 发布于 2025-07-09

Allegro[17] PCB 布线 - 差分走线

六、差分走线 新手必看!关于HDMI接口的PCB设计要点都在这里 - 哔哩哔哩 1、设置差分对 (1)第一种方法:原理图中设置 【Logic】【As

没志青年 没志青年 发布于 2025-07-09

层叠与阻抗计算

PCB 的结构 层叠:多层板是由多种不同的介质(PP片 + CORE芯板)压合而成的 半固化片,又称预浸材料,是用树脂浸渍并固化到中间程度(B 阶)的薄片材料。半固化片可用作多层印制板的内层导电图形的黏结材料和层间绝缘。在层压时,半固化片的环氧树脂融化、流动、凝固, 将各层电路毅合在一起,并形成可靠

没志青年 没志青年 发布于 2025-07-07
AD

AD[14] PCB 布线 - 等长走线

蛇形走线 走线的长度并不是100%准确的,是有点误差的, 等长误差规则 从里面往外边绕 【布线】【网络等长调节】直接拉动线 画好线后右键【联合】【将长度调整线分解为离散元素】 右边属性: 长度选择:

没志青年 没志青年 发布于 2025-07-07

PCB 规范 - 丝印大小与方向

(1)丝印不能放在焊盘、过孔、开窗铜皮上 (2)丝印要保持方向统一性 (3)丝印宽高要满足板厂要求

没志青年 没志青年 发布于 2025-07-07
上一页 下一页